Web Analytics
Datasheet 搜索 > 微控制器 > ST Microelectronics(意法半导体) > STM32F101C8T6 数据手册 > STM32F101C8T6 产品设计参考手册 5/1137 页
STM32F101C8T6
11.997
导航目录
STM32F101C8T6数据手册
Page:
of 1137 Go
若手册格式错乱,请下载阅览PDF原文件
DocID13902 Rev 16 5/1137
RM0008 Contents
26
8.3.1 Clock control register (RCC_CR) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 131
8.3.2 Clock configuration register (RCC_CFGR) . . . . . . . . . . . . . . . . . . . . . 133
8.3.3 Clock interrupt register (RCC_CIR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 136
8.3.4 APB2 peripheral reset register (RCC_APB2RSTR) . . . . . . . . . . . . . . 140
8.3.5 APB1 peripheral reset register (RCC_APB1RSTR) . . . . . . . . . . . . . . 141
8.3.6 AHB Peripheral Clock enable register (RCC_AHBENR) . . . . . . . . . . . 144
8.3.7 APB2 peripheral clock enable register (RCC_APB2ENR) . . . . . . . . . . 145
8.3.8 APB1 peripheral clock enable register (RCC_APB1ENR) . . . . . . . . . . 147
8.3.9 Backup domain control register (RCC_BDCR) . . . . . . . . . . . . . . . . . . 149
8.3.10 Control/status register (RCC_CSR) . . . . . . . . . . . . . . . . . . . . . . . . . . . 151
8.3.11 AHB peripheral clock reset register (RCC_AHBRSTR) . . . . . . . . . . . . 152
8.3.12 Clock configuration register2 (RCC_CFGR2) . . . . . . . . . . . . . . . . . . . 153
8.3.13 RCC register map . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 155
9 General-purpose and alternate-function I/Os
(GPIOs and AFIOs) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
9.1 GPIO functional description . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 158
9.1.1 General-purpose I/O (GPIO) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
9.1.2 Atomic bit set or reset . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 160
9.1.3 External interrupt/wakeup lines . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
9.1.4 Alternate functions (AF) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
9.1.5 Software remapping of I/O alternate functions . . . . . . . . . . . . . . . . . . 161
9.1.6 GPIO locking mechanism . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 161
9.1.7 Input configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 162
9.1.8 Output configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 163
9.1.9 Alternate function configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 164
9.1.10 Analog configuration . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 165
9.1.11 GPIO configurations for device peripherals . . . . . . . . . . . . . . . . . . . . . 165
9.2 GPIO registers . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 170
9.2.1 Port configuration register low (GPIOx_CRL) (x=A..G) . . . . . . . . . . . . 170
9.2.2 Port configuration register high (GPIOx_CRH) (x=A..G) . . . . . . . . . . . 171
9.2.3 Port input data register (GPIOx_IDR) (x=A..G) . . . . . . . . . . . . . . . . . . 171
9.2.4 Port output data register (GPIOx_ODR) (x=A..G) . . . . . . . . . . . . . . . . 172
9.2.5 Port bit set/reset register (GPIOx_BSRR) (x=A..G) . . . . . . . . . . . . . . . 172
9.2.6 Port bit reset register (GPIOx_BRR) (x=A..G) . . . . . . . . . . . . . . . . . . . 173
9.2.7 Port configuration lock register (GPIOx_LCKR) (x=A..G) . . . . . . . . . . 173
9.3 Alternate function I/O and debug configuration (AFIO) . . . . . . . . . . . . . 174

STM32F101C8T6 数据手册

ST Microelectronics(意法半导体)
101 页 / 1.69 MByte
ST Microelectronics(意法半导体)
1137 页 / 12.72 MByte
ST Microelectronics(意法半导体)
102 页 / 1.47 MByte
ST Microelectronics(意法半导体)
34 页 / 0.57 MByte
ST Microelectronics(意法半导体)
14 页 / 0.12 MByte
ST Microelectronics(意法半导体)
81 页 / 0.96 MByte

STM32F101C8 数据手册

ST Microelectronics(意法半导体)
基于ARM的中等密度接入线路的32位MCU,具有64或128 KB的闪存,6个定时器, ADC和7个通信接口 Medium-density access line, ARM-based 32-bit MCU with 64 or 128 KB Flash, 6 timers, ADC and 7 communication interfaces
ST Microelectronics(意法半导体)
STMICROELECTRONICS  STM32F101C8T6  微控制器, 32位, ARM 皮质-M3, 36 MHz, 64 KB, 10 KB, 48 引脚, LQFP
ST Microelectronics(意法半导体)
STM32 系列 32-位 64 kB 闪存 10 kB RAM 基于ARM 微控制器 - LQFP-48
ST Microelectronics(意法半导体)
STM32F101 系列微处理器,STMicroelectronicsSTMicroelectronics STM32F101 基于 ARM Cortex™ M3 微控制器,包含带高达 80 KB SRAM 和高达1 MB 闪存的 36 MHz CPU。 STM32 ARM Cortex-M3 32 位闪存低密度系列 MCU 产生低功率、低电压并结合具有实时功能的可靠性能。 STM32F1 系列高级体系结构与 STM32 平台集成,允许低功率应用的设计。 具有嵌入式闪存和 SRAM 的 ARM Cortex™-M3 内核处理器与所有 ARM 工具和软件兼容。 ST 的 ARM/RISC 32 位处理器带 16 位计时器、12 位 ADC、12 位 DAC 和通信接口(I2C、SPI 和 USART),特别适用于手持设备;PC 和游戏外设;报警系统;PLC 和工业应用以及应用控制和用户接口。 温度范围:- 40 至 +85 °C 低电压:2 V 至 3.6 V ### STM32F1 系列 32 位 ARM® Cortex®-M3 微控制器,STMicroelectronics32 位闪存微控制器的 STM32 系列基于 ARM Cortex™ M3 核心的突破 - 为嵌入式应用特别开发的核心。 STM32 系列得益于 Cortex-M3 体系结构增强功能,包括为传达改进性能而设置的 Thumb-2 指令,带更好的编码密度,对中断更快的反应,所有的均和领先的工业功耗相接合。出色的实时表现 卓越功效 卓越的和新型的外围设备 最大程度的集成 跨族引脚,外围设备和软件兼容性
ST Microelectronics(意法半导体)
基于ARM的中等密度接入线路的32位MCU,具有64或128 KB的闪存,6个定时器, ADC和7个通信接口 Medium-density access line, ARM-based 32-bit MCU with 64 or 128 KB Flash, 6 timers, ADC and 7 communication interfaces
器件 Datasheet 文档搜索
器件加载中...
AiEMA 数据库涵盖高达 72,405,303 个元件的数据手册,每天更新 5,000 多个 PDF 文件